로그인회원등록 장바구니주문조회운영자메일
 상품 검색








 게시판 검색





 




  
 
자작 교실

진공관 앰프 자작시 필요한 기초 지식입니다.
작성자 DHTsound
ㆍ추천: 0  ㆍ조회: 6584      
  14.3 어스회로 -3

어스 회로 - 3


2단증폭 메인 앰프의 경우:

증폭 회로가 2단(또는 그 이상)인 경우는 어떻게 하면 좋을까요. 전장의 그림 3을 2단증폭 싱글 · 앰프로 확장해 봅니다.(그림 9)

그림 9



 신호 루프,직류 전류 루프는 아래와 같이 됩니다.

(1)입력 신호 루프 : (input)-(a)-(Rg1)-(d)-(E1)
(2)초단 플레이트 전류 직류 성분 루프 : (B+)-(Rb1)-(Rp)-(3극관)-(Rk1)-(BE?)
(3)초단 플레이트 전류 교류 성분 루프 : (i)-(h)-(j)-(f)-(c)
(4)초단 출력과 종단입력 루프 : (i)-(k)-(m)-(f)
(5)종단 플레이트 전류 직류 성분 루프 : (B+)-(Rb2)-(OPT)-(3극관)-(Rk2)-(BE?)
(6)종단 플레이트 전류 교류 성분 루프 : (p)-(OPT)-(q)-(o)-(l)
(7)종단출력 신호 루프 : (r)-(SP)-(s)

가장 괴로운 문제는, (2)와 (5)의 2개를 어떻게 나누는가 하는 것입니다. B+측은 각단 독립으로 전원이 공급되기 때문에 , BE측의 전원 회로로 돌아(가는)오는 길을 어디에 잡는 지입니다. 초단의 돌아(가는)오는 길의 포인트는 (e)점입니다, 종단의 돌아(가는)오는 길의 포인트는 (n)점입니다. 그러나, 2개에 별개로 BE를 이으면 삼각 관계가 되어 , 여기에 어스 루프가 가능하게 됩니다.

따라서, 여기서 하나의 타협을 합니다. 흐르는 전류는 일반적으로 종단측이 크기 때문에, 종단관 캐소드(l)로부터 (n)점을 거쳐 BE에 빠지는 전류를, 어스 라인상에 흘리지 않습니다. 전원으로 돌아(가는)오는 길의 포인트를 (n)점으로 잡습니다. 한편, 초단관 캐소드(cl)부터 (e)점을 지나 BE에 빠지는 전류가 어스 라인상을 흐르는 것은 눈감아 줍니다. 이 때, (e)점과 (n)점의 거리를 가능한 한 짧게 해, 이 2점간에 생기는 전위차를 무시 할 수 있을 정도로 작게 하는 것입니다.

주의 해야 할 것은, (3)와 (6)의 취급입니다. 이 신호 루프는, 각단에 독립해 형성되기 때문에, 전원과 어스를 잇는 콘덴서의 경로는 가능한 한 짧게 하고,  어스 라인에 접하는(f점과 o점) 것을 만나도 어스 라인중에 교류 신호가 흘러들지 않게 배선 하지 않으면 안 됩니다.

어스 라인중, (d)-(e)간, (e)-(f)간, (m)-(n)간, (n)-(o)간, (o)-(s)간 차이도 전류는 흐르지 않고,전위를 동일하게 하여야 하며, 타협으로 (e)-(n)간에는 얼마않되는 초단 플레이트 전류분이 흐르는 것이 됩니다. 그러나, 콘덴서(Cc1)와 (Cc2)가 옳게 배선되는 한, 큰 문제는 생기지 않습니다.


부귀환을 걸치때:

OPT의 2차측부터 초단 캐소드에 부귀환을 걸치는 경우는 어떻게 하면 좋을까요. 대답은 간단 명료합니다. 밑그림 10과 같이 합니다.

그림 10



부귀환도 일종의 신호 루프이기 때문에(아래의 (8)를 참조), 부귀환 루프가 어스안에 흐르지 않게,다른 루프와 겹치지 않게 독립합니다.「부귀환의 어스는 귀환이 돌아오는 옆에 잡는다」가 부귀환의 취급 기본입니다. 그렇기 때문에, 출력측 어스(y)는 캐소드측(x)으로 잡지 않으면 안 됩니다 . 그리고, (v)-(w)와 (y)-(x)의 2개의 선을 별도로 배려하는 것이 이상적입니다. 이 루프에 잡음 침입을 허용해 버리면, 어떻게 퇴치 할 수 없게 됩니다.

(8)부귀환의 루프 : (v)-(RNF)-(w)-(Rk0)-(x)-(y)

반도체를 사용한 DC앰프나, 진공관 앰프 OPT의 2차 권선을 종단의 캐소드 귀환에 사용한 경우는, 이러 어스 배선이 곤란하므로 꽤 주의가 필요합니다. 그러나,「부귀환의 어스는 귀환이 돌아오는 옆에 잡는다」라는 기본은 바뀌지 않습니다.


어디서 샤시에 떨어뜨릴지:

스테레오 구성으로 한 경우는「어스 회로 - 2」에서 설명한 것처럼, 1개의 어스를 좌우 공용 합니다. 그럼, 마지막에 어스 라인을  샤시에 흘리는 조건을 결정 합니다 . 샤시에 흘리는 조건은,

(1)입력 회로 어스와 전위차가 작은 곳
(2)출력 회로 어스와 전위차도 작은 곳

입니다. 이러한 포인트는, 윗 그림 10중에서 보면 (E1)점부터 (x)점의 어딘가에 있게 됩니다. (y)점도 전위는 거의 바뀌지 않습니다. 일반적으로 (E1)점이나 (x)점이라고 합니다..이 정도 어스 라인이 정리되어, 조금의 전류도 흐르지 않게 되면 상기 포인트에서도 차이는 전혀라고 해도 좋을 정도 입니다..


그런데도 험이 나오면:

라인 잡는 방법을 잘 알면, 잔류 험 0.1mV라는 레벨의 메인 앰프도 꿈이 아닙니다. 그러나,만약, 그런데도 험이 나오면, 미소 신호 경로에 전원 트랜스 누설 자속을 횡단하는 배선이 아닌지,진공관 자체에 히터 험이 나는지, 혹은 리풀 제거가  부족했는지등,  어스 라인 이외의 이유를 의심하지 않으면 안 됩니다.

HOME 쇼핑안내 회사소개 회사위치 제휴안내 운영자메일 사이트맵
    장바구니(0)       보관함(0)       오늘본상품(0)       전체상품목록       장바구니목록       주문조회목록       HOME       TOP